מאפייני המוצר:
סוּג | לְתַאֵר |
קטגוריה | מעגל משולב (IC) Embedded - מיקרו-בקרים |
יַצרָן | NXP USA Inc. |
סִדרָה | MPC56xx Qorivva |
חֲבִילָה | מַגָשׁ |
מצב המוצר | במלאי |
מעבד ליבה | e200z0h |
מפרט הליבה | ליבה בודדת של 32 סיביות |
מְהִירוּת | 64 מגה-הרץ |
קישוריות | CANbus,I²C,LIN,SCI,SPI |
ציוד היקפי | DMA , POR , PWM , WDT |
מספר I/O | 79 |
קיבולת אחסון תוכנית | 512KB(512K x 8) |
סוג זיכרון תוכנית | הֶבזֵק |
קיבולת EEPROM | 64K x 8 |
גודל זיכרון RAM | 32K x 8 |
מתח - ספק כוח (Vcc/Vdd) | 3V ~ 5.5V |
ממיר נתונים | A/D 28x10b |
סוג מתנד | פְּנִימִי |
טמפרטורת פעולה | -40°C ~ 85°C (TA) |
סוג התקנה | סוג הרכבה על פני השטח |
חבילה/מארז | 100-LQFP |
אריזת מכשיר הספק | 100-LQFP(14x14) |
מספר מוצר בסיסי | SPC5604 |
סיווג סביבה ויצוא:
מאפיינים | לְתַאֵר |
מצב RoHS | תואם למפרט ROHS3 |
רמת רגישות לחות (MSL) | 3 (168 שעות) |
מצב REACH | מוצרים שאינם REACH |
בריחה | 3A991A2 |
HTSUS | 8542.31.0001 |
תכונות:
• בעיה בודדת, מורכבות ליבת מעבד של 32 סיביות (e200z0)
- תואם ל-Power Architecture® המוטבע
קטגוריה
- כולל שיפור סט הוראות המאפשר
קידוד באורך משתנה (VLE) עבור טביעת רגל בגודל קוד
צִמצוּם.עם קידוד אופציונלי של 16 סיביות מעורבות
והוראות 32 סיביות, אפשר להשיג
הפחתה משמעותית של טביעת הרגל בגודל הקוד.
• עד 512 KB מבזק קוד על-שבב נתמך עם הפלאש
בקר ו-ECC
• 64 (4 × 16) KB זיכרון פלאש נתונים על שבב עם ECC
• עד 48 KB SRAM על-שבב עם ECC
• יחידת הגנת זיכרון (MPU) עם 8 מתארי אזורים
ופירוט אזורי של 32 בתים
• בקר פסיקה (INTC) עם 148 וקטורי פסיקה,
כולל 16 מקורות פסיקה חיצוניים ו-18 חיצוניים
מקורות פסיקה/התעוררות
• לולאה נעילת פאזה מאופנת תדר (FMPLL)
• ארכיטקטורת מתג רוחב לגישה בו-זמנית
ציוד היקפי, זיכרון פלאש או זיכרון RAM ממספר אפיקים
מאסטרים
• מודול עזר לאתחול (BAM) תומך בפלאש פנימי
תכנות באמצעות קישור טורי (CAN או SCI)
• טיימר תומך בערוצי קלט/פלט המספקים מגוון של
לכידת קלט של 16 סיביות, השוואת פלט ורוחב פולסים
פונקציות אפנון (eMIOS-lite)
• ממיר אנלוגי לדיגיטלי (ADC) של 10 סיביות
• 3 מודולים של ממשק היקפי טורי (DSPI).
• עד 4 ממשקי תקשורת טוריים (LINFlex)
מודולים
• עד 6 מודולי CAN מלא משופרים (FlexCAN) עם
מאגרים הניתנים להגדרה
• מודול ממשק תקשורת בין IC אחד (I2C).
• עד 123 פינים להגדרה כללית תומכים
פעולות קלט ופלט (תלוי בחבילה)
• מונה זמן אמת (RTC) עם מקור שעון מ-128 קילו-הרץ
או מתנד RC פנימי 16 מגה-הרץ התומך באוטונומי
השכמה ברזולוציה של 1 אלפיות השנייה עם פסק זמן מקסימלי של 2
שניות
• עד 6 טיימרים לפסיקה תקופתית (PIT) עם מונה של 32 סיביות
פתרון הבעיה
• טיימר מודול מערכת אחד (STM)
• ממשק פיתוח Nexus (NDI) לפי IEEE-ISTO
תקן 5001-2003 Class Two Plus
• גבול מכשיר/לוח בדיקות סריקה נתמכות ב-per
Joint Test Action Group (JTAG) של IEEE (IEEE 1149.1)
• וסת מתח על שבב (VREG) לוויסות של
אספקת קלט לכל הרמות הפנימיות.