פָּרָמֶטֶר:
שם פרמטר | ערך תכונה |
האם Rohs מוסמך? | פוגש את ה |
שמות מסחריים | XILINX (Xilinx) |
הגע לקוד תאימות | compli |
קוד ECCN | 3A991.D |
תדר שעון מקסימלי | 667 מגה-הרץ |
קוד JESD-30 | S-PBGA-B484 |
קוד JESD-609 | e1 |
רמת רגישות לחות | 3 |
מספר הכניסות | 338 |
מספר יחידות לוגיות | 147443 |
זמני פלט | 338 |
מספר מסופים | 484 |
חומר גוף אריזה | פלסטיק/אפוקסי |
קוד חבילה | FBGA |
עטפו קוד שווה ערך | BGA484,22X22,32 |
צורת חבילה | כיכר |
טופס חבילה | מערך רשת, גובה נאה |
טמפרטורת זרימה חוזרת שיא (צלזיוס) | 260 |
ספק כוח | 1.2,1.2/3.3,2.5/3.3 וולט |
סוג היגיון ניתן לתכנות | מערך שערים שניתן לתכנות בשדה |
מצב הסמכה | לא מוסמך |
הרכבה על פני השטח | כן |
טֶכנוֹלוֹגִיָה | CMOS |
משטח טרמינל | פח נחושת כסף |
טופס מסוף | כַּדוּר |
מגרש טרמינלי | 0.8 מ"מ |
מיקום הטרמינל | תַחתִית |
זמן מקסימלי בשיא טמפרטורת הזרימה החוזרת | 30 |
תיאור כללי :
רכיבי FPGA מסדרת Xilinx® 7 מורכבת מארבע משפחות FPGA המתייחסות למגוון השלם של דרישות המערכת, החל מעלות נמוכה, גורם צורה קטן,
יישומים רגישים לעלות, בנפח גבוה לקישוריות גבוהה במיוחד, רוחב פס, קיבולת לוגית ויכולת עיבוד אותות עבור התובעניים ביותר
יישומים בעלי ביצועים גבוהים.סדרת 7 FPGAs כוללים:
• Spartan®-7 Family: מותאם לעלות נמוכה, הספק נמוך ביותר וגבוה
ביצועי I/O.זמין בעלות נמוכה, גורם צורה קטן מאוד
אריזה עבור טביעת הרגל הקטנה ביותר של PCB.
• Artix®-7 Family: מותאם ליישומים בהספק נמוך הדורשים סדרתי
משדרים ותפוקת DSP ולוגית גבוהה.מספק את הנמוך ביותר
העלות הכוללת של כתב החומרים עבור תפוקה גבוהה, רגישות לעלות
יישומים.
• Kintex®-7 Family: מותאם לביצועי המחיר הטובים ביותר עם 2X
שיפור בהשוואה לדור הקודם, המאפשר מחלקה חדשה
של FPGAs.
• Virtex®-7 Family: מותאם לביצועי המערכת הגבוהים ביותר ו
קיבולת עם שיפור פי 2 בביצועי המערכת.הֲכִי גָבוֹהַ
התקני יכולת המופעלים על ידי חיבור סיליקון מוערם (SSI)
טֶכנוֹלוֹגִיָה.
בנוי על טכנולוגיה מתקדמת, ביצועים גבוהים, בהספק נמוך (HPL), 28 ננומטר, High-k Metal Gate (HKMG), מעבדי FPGA מסדרה 7 מאפשרים
עלייה חסרת תקדים בביצועי המערכת עם רוחב פס קלט/פלט של 2.9 Tb/s, קיבולת של 2 מיליון תאים לוגיים ו-DSP של 5.3 TMAC/s, תוך צריכת 50% פחות
כוח מאשר מכשירים מהדור הקודם כדי להציע אלטרנטיבה ניתנת לתכנות מלאה ל-ASSPs ו-ASICs.
סיכום של תכונות FPGA מסדרת 7
• לוגיקת FPGA מתקדמת בעלת ביצועים גבוהים המבוססת על מראה אמיתי של 6 כניסות
טכנולוגיית up table (LUT) הניתנת להגדרה כזיכרון מבוזר.
• זיכרון RAM בלוק כפול של 36 Kb עם לוגיקה FIFO מובנית עבור נתונים על השבב
חציצה.
• טכנולוגיית SelectIO™ בעלת ביצועים גבוהים עם תמיכה ב-DDR3
ממשקים של עד 1,866 Mb/s.
• קישוריות טורית במהירות גבוהה עם מקלטי משדר רב גיגה-ביט מובנים
מ-600 Mb/s עד מקסימום.קצבים של 6.6 Gb/s עד 28.05 Gb/s, המציעים א
מצב מיוחד עם צריכת חשמל נמוכה, מותאם לממשקי שבב לשבב.
• ממשק אנלוגי הניתן להגדרת משתמש (XADC), המשלב כפול
ממירי 12 סיביות 1MSPS אנלוגיים לדיגיטליים עם תרמית על-שבב ו
חיישני אספקה.
• פרוסות DSP עם מכפיל 25 x 18, מצבר 48 סיביות ומוסיף מראש
לסינון בעל ביצועים גבוהים, כולל סימטרי אופטימלי
סינון מקדם.
• אריחי ניהול שעון עוצמתיים (CMT), המשלבים נעילת שלב
לולאה (PLL) ומנהל שעון במצב מעורב (MMCM) עבור גבוה
דיוק וריצוד נמוך.
• לפרוס במהירות עיבוד משובץ עם מעבד MicroBlaze™.
• בלוק משולב עבור PCI Express® (PCIe), עבור עד x8 Gen3
עיצובים של נקודות קצה ו-Root Port.
• מגוון רחב של אפשרויות תצורה, כולל תמיכה עבור
זיכרונות סחורות, הצפנת AES של 256 סיביות עם HMAC/SHA-256
אימות, וזיהוי ותיקון SEU מובנה.
• בעלות נמוכה, חיבור חוט, שבב חשוף למות, והיפוך שלמות אות גבוהה
אריזת שבבים מציעה מעבר קל בין בני משפחה פנימה
אותה חבילה.כל החבילות זמינות ב-Pb-free ונבחרות
חבילות באפשרות Pb.
• עוצב עבור ביצועים גבוהים והספק הנמוך ביותר עם 28 ננומטר,
HKMG, תהליך HPL, טכנולוגיית תהליך מתח ליבה 1.0V ו
אפשרות למתח ליבה של 0.9V להספק נמוך עוד יותר.